Microchip DSP芯片, ALUDSP, 44引脚, TQFP封装, 2通道UART, 2 kB RAM, 120MHz
- RS 库存编号:
- 177-3910
- 制造商零件编号:
- DSPIC30F4011-20I/PT
- 制造商:
- Microchip
可享批量折扣
小计(1 包,共 2 件)*
¥129.13
(不含税)
¥145.916
(含税)
有库存
- 348 件将从其他地点发货
**需要更多产品?**输入您需要的数量,点击“查看送货日期”,查看库存和送货信息。
单位 | 每单位 | 每包* |
|---|---|---|
| 2 - 38 | RMB64.565 | RMB129.13 |
| 40 + | RMB61.985 | RMB123.97 |
* 参考价格
- RS 库存编号:
- 177-3910
- 制造商零件编号:
- DSPIC30F4011-20I/PT
- 制造商:
- Microchip
产品技术参数
产品技术参数资料
法例与合规
产品详细信息
通过选择一个或多个属性来查找类似产品。
选择全部 | 属性 | 值 |
|---|---|---|
| 品牌 | Microchip | |
| 最大频率 | 120MHz | |
| 系列 | DSPIC30F4011 | |
| 装置备每秒百万条指令 | 30MIPS | |
| 数据总线宽度 | 16Bit | |
| 内存大小 | 2 kB | |
| 指令集结构 | Harvard | |
| 程序存储器大小 | 48 kB | |
| 程序存储器类型 | 闪存 | |
| 数字式和算术格式 | ALU | |
| 安装类型 | 贴片 | |
| 封装类型 | TQFP | |
| 引脚数目 | 44 | |
| UART通道数目 | 2 | |
| 尺寸 | 10 x 10 x 1.05mm | |
| 宽度 | 10mm | |
| 计时器分辨率 | 16 bit, 32Bit | |
| PWM通道 | 6 | |
| 高度 | 1.05mm | |
| 计时器 | 2 x 32-bit, 5 x 16-bit | |
| 脉冲宽度调制 | 1(6 x 16 位) | |
| SPI通道数目 | 1 | |
| 计时器数目 | 2 | |
| PWM单元数目 | 1 | |
| 模数转换器单元数目 | 1 | |
| 长度 | 10mm | |
| 模数转换器 | 1(9 x 10 位) | |
| 模数转换器分辨率 | 10Bit | |
| CAN通道数目 | 1 | |
| 模数转换器通道 | 9 | |
| 最低工作温度 | -40 °C | |
| I2C通道数目 | 1 | |
| 最高工作温度 | +85 °C | |
| PWM分辨率 | 16Bit | |
| 选择全部 | ||
|---|---|---|
品牌 Microchip | ||
最大频率 120MHz | ||
系列 DSPIC30F4011 | ||
装置备每秒百万条指令 30MIPS | ||
数据总线宽度 16Bit | ||
内存大小 2 kB | ||
指令集结构 Harvard | ||
程序存储器大小 48 kB | ||
程序存储器类型 闪存 | ||
数字式和算术格式 ALU | ||
安装类型 贴片 | ||
封装类型 TQFP | ||
引脚数目 44 | ||
UART通道数目 2 | ||
尺寸 10 x 10 x 1.05mm | ||
宽度 10mm | ||
计时器分辨率 16 bit, 32Bit | ||
PWM通道 6 | ||
高度 1.05mm | ||
计时器 2 x 32-bit, 5 x 16-bit | ||
脉冲宽度调制 1(6 x 16 位) | ||
SPI通道数目 1 | ||
计时器数目 2 | ||
PWM单元数目 1 | ||
模数转换器单元数目 1 | ||
长度 10mm | ||
模数转换器 1(9 x 10 位) | ||
模数转换器分辨率 10Bit | ||
CAN通道数目 1 | ||
模数转换器通道 9 | ||
最低工作温度 -40 °C | ||
I2C通道数目 1 | ||
最高工作温度 +85 °C | ||
PWM分辨率 16Bit | ||
dsPIC30F Motor Control 16-bit Digital Signal Controller. Seamless migration options from this device to dsPIC33F and PIC24 devices in similar packages.
High-Performance dsPIC30F core
Modified Harvard architecture
C compiler optimized instruction set architecture
24-bit wide instructions, 16-bit wide data path
Up to 30 MIPS operation
DSP Engine for math intensive operations
Modulo and Bit-Reversed Addressing modes
Two, 40-bit wide accumulators with optional saturation logic
17-bit x 17-bit single cycle hardware fractional/ integer multiplier
Single cycle Multiply-Accumulate (MAC) operation
40-stage Barrel Shifter
Dual data fetch
Operating Conditions
Wide operating voltage range (2.5V to 5.5V)
Industrial and Extended temperature ranges
Peripheral Features
High current sink/source I/O pins: 25 mA/25 mA
Modified Harvard architecture
C compiler optimized instruction set architecture
24-bit wide instructions, 16-bit wide data path
Up to 30 MIPS operation
DSP Engine for math intensive operations
Modulo and Bit-Reversed Addressing modes
Two, 40-bit wide accumulators with optional saturation logic
17-bit x 17-bit single cycle hardware fractional/ integer multiplier
Single cycle Multiply-Accumulate (MAC) operation
40-stage Barrel Shifter
Dual data fetch
Operating Conditions
Wide operating voltage range (2.5V to 5.5V)
Industrial and Extended temperature ranges
Peripheral Features
High current sink/source I/O pins: 25 mA/25 mA
