PSoC 5LP(ARM Cortex-M3 内核)、Cypress
Cypress Semiconductor PSoC 5LP(可编程嵌入式片上系统)包括可配置存储、微控制器(MCU),模拟和数字外围设备均整合在一个芯片 (IC) 上。PSoC 5LP 平台体系结构采用 32 位 ARM Cortex-M3 内核、直接内存访问 (DMA) 控制器和高达 80 MHz 的数字滤波器处理器。
操作特性
电压范围:1.71 V 至 5.5 V,多达 6 个电源域
温度范围(环境温度): -40 至 85 ° C [1 个扩展温度部件: -40 至 105 ° C
直流运行达 80 MHz
电源模式
有源模式 6 MHz 时 3.1 mA,48 MHz 时 15.4 mA
2 μA 睡眠模式
300 nA 休眠模式,带 RAM 保留
升压调节器,从 0.5 V 输入到 5 V 输出
性能
32 位 ARM Cortex-M3 CPU , 32 个中断输入
24 通道直接存储器存取 (DMA) 控制器
24 位 64 分路定点数字滤波器处理器 (DFB)
存储器
高达 256KB 的程序闪存,具有高速缓存和安全功能
高达 32KB 的附加闪存,用于纠错码 (ECC)
高达 64 KB RAM
2KB EEPROM
数字外设
四个 16 位计时器,计数器和 PWM (TCPWM) 块
I2C , 1 Mbps 总线速度
USB 2.0 认证全速 (FS) 12Mbps 外设接口 (TID #10840032) ,使用内部振荡器 [2]
完全 CAN 2.0B , 16RX , 8TX 缓冲器
20 至 24 个通用数字块 (UDB) ,可编程以创建任意数量的功能:
8 , 16 , 24 和 32 位计时器,计数器和 PWM
I2C , UART , SPI , I2S , LIN 2.0 接口
循环冗余检查 (CRC)
伪随机序列 (PRS) 生成器
正交解码器
门级逻辑函数
该产品为定制化产品,不可取消或退货,并遵循RS销售条款和条件。