Altera MAX 10 FPGA 开发套件是全功能设计平台,围绕 50 K 逻辑元件 (LE) 构建。 它经过优化,可用于系统级集成,带压模 ADC、双配置闪存和 DDR3 存储器接口支持。 它具有一系列连接选项,包括板载 USB-Blaster II、HDMI 输出和双以太网,适合工业以太网应用。 MAX 10 FPGA 开发套件提供系统级原型设计解决方案,用于工业、汽车和消费应用。
借助 Altera MAX 10 FPGA 开发套件,您可以:
- 开发设计,用于 10M50D、F484 封装 FPGA
- 测量 MAX 10 FPGA ADC 块转换的性能
- 在 300 MHz 性能下将 MAX 10 FPGA 连接至 DDR3 存储器
- 使用 Nios II 处理器运行嵌入式 Linux
- 使用 HSMC 和 Digilent Pmod 兼容连接器连接到子卡和外围设备
- 使用功率监控器图形用户界面 (GUI) 测量 FPGA 功率
- 重复使用印刷电路板和示意图,作为您的设计型号
编程和配置
- 嵌入式 USB-Blaster II (JTAG)
- 直接通过 10 引脚管座选择 JTAG
存储设备
- 64-Mx16 1 GB DDR3 SDRAM,带软内存控制器
- 128-Mx8 1 GB DDR3 SDRAM,带软内存控制器
- 512 MB 四路串行外围设备接口(四路 SPI)闪存
通信端口
- 2 个千兆位以太网 RJ-45 端口
- 微型 USB2.0 UART
- HDMI 视频输出
- 通用高速夹层卡 (HSMC) 连接器
- 2 个 12 引脚 Digilent Pmod 兼容连接器
模拟
- 2 个 MAX 10 FPGA ADC SMA 输入
- 2 个 10 ADC 管座
- 电位计输入到 ADC
- 外部 16 位 DAC,带 SMA 输出
定时
- 25 MHz 单端、外部振荡器时钟源
- Silicon labs 时钟生成器
随附
- 微型 USB 电缆,用于板载 USB-Blaster II
- 2A 电源和电缆
- 免费 Quartus II Web 版设计软件
FPGA 是一种半导体设备,包含通过可编程互连连接的可配置逻辑块 (CLB) 矩阵。 用户通过编程 SRAM 确定这些互连。 CLB 可以简单(与或门等),也可以复杂(RAM 块)。 FPGA 允许对设计进行更改,即使在设备焊接到印刷电路板上之后。
属性 | 数值 |
---|---|
可编程逻辑技术 | FPGA |
套件分类 | 开发套件 |
套件名称 | MAX 10 |