Arty Z7-20 是围绕 Xilinx Zynq-7000™ 所有可编程片上系统 (AP SoC) 设计的开发平台。Zynq-7000 体系结构集成了双核、650MHz ARM Cortex-A9 处理器,带 Artix-7 系列 FPGA 逻辑。这种配对围绕着强大的处理器,具有独特的一套软件定义的外设和控制器。每个 Vivado、Petalinux 和 SDSoC 工具套件均提供定义您的定制外设和将其功能升级到处理器上运行的 Linux 操作系统或裸机程序之间的路径。
处理器:650MHz 双 ARM Cortex-A9 内核
查找表 (LUT):53200
触发器:106400
块 RAM:630KB
时钟管理片:4
提供扩展板输入/输出:49
DDR3 存储器控制器,带 8 个 DMA 通道和 4 个 AXI3 从属端口
高带宽外设控制器:1G 以太网、USB 2.0、SDIO
低带宽外设控制器:SPI、UART、CAN、I²C
可从 JTAG、四路 SPI 闪存或 microSD 卡进行编程
可编程逻辑相当于 Artix-7 FPGA 存储器
板载 IS43TR16256A-125KBL 512MB DDR3 SDRAM,16 位总线 @ 1050Mbps
板载 S25FL128S 16MB 四路-SPI 闪存,带 48 位唯一 EUI-48/64™ 兼容标识符
MicroSD 卡插槽
通过套管插孔从 USB 或 +7V 至 +15V 直流供电
10/100/1000 以太网通过 RJ45 连接器
USB-UART 通过微型 B 插座桥接
USB-JTAG 通过微型 B 插座编程
USB OTG PHY(仅支持主机)通过 USB-A 插座
HDMI 汇端口(输入)
HDMI 源端口(输出)
PWM 驱动单声道音频通过 3.5 mm 插孔插座输出
重置和编程按钮
4 个用户按钮
2 个用户滑动开关
4 个用户 LED
2 个用户 RGB LED
chipKIT/Arduino R3 屏蔽管座
2 个标准 12 引脚 Pmod™ 连接器
FPGA 是一种半导体设备,包含通过可编程互连连接的可配置逻辑块 (CLB) 矩阵。 用户通过编程 SRAM 确定这些互连。 CLB 可以简单(与或门等),也可以复杂(RAM 块)。 FPGA 允许对设计进行更改,即使在设备焊接到印刷电路板上之后。
属性 | 数值 |
---|---|
套件名称 | Arty Z7-20 APSoC Zynq-7000 |
套件分类 | 开发板 |